52文学网 www.52wx.net,电脑附身无错无删减全文免费阅读!
他不知好歹。不知天高地厚。
毕竟对google和苹果这两头巨兽而言,矩阵数码分明是一头人畜无害的小绵羊。
但现在再回过头去看,google和苹果分明是被他坑了的节奏啊!
否则即使matrixos的智能化程度再怎么高。android和ios借着软件生态的优势,阻挡matrixos一两年根本不是问题。到时候这两大巨头再去想办法应对,好歹也有一定的缓冲期。
库克和佩奇恐怕怎么都想不到。他们眼中那头小绵羊,分明是一头披着羊皮的奥特曼,等它露出真面目的时刻,就是群兽炸窝的时候。
杨林微笑道:“老程,怎么样,现在觉得我们的matrix1能和iphone相抗衡了吗?”
程浩潜拍着胸脯大声道:“能,怎么不能,杨总请放心,我如果不能设计出一款在颜值上媲美苹果的手机,我就提着脑袋来见你!”
杨林脸上露出了灿烂的笑容道:“那我就等你的好消息了!”
……
搞定了程浩潜和矩阵电子,矩阵半导体那边又传来了好消息。
2013年8月15日,乔振宇打来电话告诉杨林,矩芯一号正式设计完成。
按照乔振宇他们的方案,矩芯一号采用mix指令集。
mix指令集即混合指令集,用mix命名,既直白地表明了它的中文涵义,又有matrix的缩写在里面。
按照设计方案,矩芯一号采用了4核1.0ghz主频,40纳米制程。
乍一看这款cpu和目前主流的高端产品有着极大的差距,比如高通骁龙800,搭载了四颗krait 400核心,28纳米制程,主频最高可达2.3ghz,并内建adreno 330图形处理芯片,核心频率450mhz,此外,它还采用lpddr3内存技术,数据传输速率可达1600mbps。
和骁龙800相比,矩芯一号简直就是一款垃圾。
要知道一般情况下,cpu性能(单核)=主频*ipc,主频就是cpu工作的时钟频率,同一款cpu在一个时钟周期内完成的指令数量是固定的。
因此主频越高,完成一个时钟周期所消耗的时间越短,cpu的运行速度就越快。
ipc则是单位时间内调用的指令集数量,微结构设计得越好,单位时间内能调用的指令集数量越多,cpu的性能就越好。
而微结构好坏取决于前端设计水平,主频的高低一方面受微结构流水线级数的影响,但更多的是取决于后端的设计水平。
再往细的方面说,前端设计主要指芯片的执行结构、数字逻辑层设计、执行状态仿真等方面,后端设计主要指物理层电路的具体优化,包括单元布局、时序优化等方面。(未完待续。。)
ps: 抱歉来晚了,今天的保底第三更在凌晨,因为待会儿还要看国足比赛,所以更新可能会比较晚。
另外,求月票、求订阅!!!
他不知好歹。不知天高地厚。
毕竟对google和苹果这两头巨兽而言,矩阵数码分明是一头人畜无害的小绵羊。
但现在再回过头去看,google和苹果分明是被他坑了的节奏啊!
否则即使matrixos的智能化程度再怎么高。android和ios借着软件生态的优势,阻挡matrixos一两年根本不是问题。到时候这两大巨头再去想办法应对,好歹也有一定的缓冲期。
库克和佩奇恐怕怎么都想不到。他们眼中那头小绵羊,分明是一头披着羊皮的奥特曼,等它露出真面目的时刻,就是群兽炸窝的时候。
杨林微笑道:“老程,怎么样,现在觉得我们的matrix1能和iphone相抗衡了吗?”
程浩潜拍着胸脯大声道:“能,怎么不能,杨总请放心,我如果不能设计出一款在颜值上媲美苹果的手机,我就提着脑袋来见你!”
杨林脸上露出了灿烂的笑容道:“那我就等你的好消息了!”
……
搞定了程浩潜和矩阵电子,矩阵半导体那边又传来了好消息。
2013年8月15日,乔振宇打来电话告诉杨林,矩芯一号正式设计完成。
按照乔振宇他们的方案,矩芯一号采用mix指令集。
mix指令集即混合指令集,用mix命名,既直白地表明了它的中文涵义,又有matrix的缩写在里面。
按照设计方案,矩芯一号采用了4核1.0ghz主频,40纳米制程。
乍一看这款cpu和目前主流的高端产品有着极大的差距,比如高通骁龙800,搭载了四颗krait 400核心,28纳米制程,主频最高可达2.3ghz,并内建adreno 330图形处理芯片,核心频率450mhz,此外,它还采用lpddr3内存技术,数据传输速率可达1600mbps。
和骁龙800相比,矩芯一号简直就是一款垃圾。
要知道一般情况下,cpu性能(单核)=主频*ipc,主频就是cpu工作的时钟频率,同一款cpu在一个时钟周期内完成的指令数量是固定的。
因此主频越高,完成一个时钟周期所消耗的时间越短,cpu的运行速度就越快。
ipc则是单位时间内调用的指令集数量,微结构设计得越好,单位时间内能调用的指令集数量越多,cpu的性能就越好。
而微结构好坏取决于前端设计水平,主频的高低一方面受微结构流水线级数的影响,但更多的是取决于后端的设计水平。
再往细的方面说,前端设计主要指芯片的执行结构、数字逻辑层设计、执行状态仿真等方面,后端设计主要指物理层电路的具体优化,包括单元布局、时序优化等方面。(未完待续。。)
ps: 抱歉来晚了,今天的保底第三更在凌晨,因为待会儿还要看国足比赛,所以更新可能会比较晚。
另外,求月票、求订阅!!!